TSMC מדווח על תפוקת תהליכים ענקית של הדור השני של 3nm

2024-12-27 04:10
 0
TSMC דיווחו שהם רואים תשואות "עצומות" במפרטי התהליך של הדור השני שלהם ברמת 3nm. לדברי החברה, צפיפות הליקויים D0 של N3E דומה ל-N5 ותואמת את שיעור הפגמים של צמתים ישנים באותה נקודה במחזור החיים שלהם. זה מאפשר ללקוחות המובילים של TSMC, כמו אפל, לקצור את היתרונות של צמתי תהליכים משופרים במהירות יחסית.