Renesas X5H သည် CPU ပါဝါသုံးစွဲမှုကို 30% မှ 35% လျှော့ချရန် 3nm လုပ်ငန်းစဉ်နည်းပညာကို အသုံးပြုထားသည်။

142
ကမ္ဘာ့ပထမဆုံး မော်တော်ယာဥ် 3-nanometer chiplet အနေဖြင့် Renesas X5H သည် ထိပ်တန်း 3-nanometer လုပ်ငန်းစဉ်နည်းပညာကို အသုံးပြုထားပြီး 5-nanometer ချစ်ပ်များနှင့် နှိုင်းယှဉ်ပါက ၎င်း၏ CPU ပါဝါသုံးစွဲမှုသည် 30% မှ 35% ထိ သိသိသာသာ လျော့ကျသွားပါသည်။ UCIe (Universal Chiplet Interconnect Express) စံနှုန်းကို အခြေခံ၍ Renesas X5H သည် မြန်နှုန်းမြင့် D2D (Die-to-Die) ချိတ်ဆက်မှုကို အကောင်အထည်ဖော်သည်။ ဤအပြန်အလှန်ချိတ်ဆက်မှုနည်းပညာသည် 512GB/s ထက် ပိုမိုရောက်ရှိနိုင်သည့် ချစ်ပ်၏မှတ်ဉာဏ်လှိုင်းနှုန်းကို တိုးမြှင့်စေပြီး ခေတ်မီစမတ်ကားများတွင် ဒေတာပေးပို့မှုအတွက် ကြီးမားသောလိုအပ်ချက်ကို ဖြည့်ဆည်းပေးသည်။