Kilang wafer Jepun Rapidus merancang untuk membina barisan pengeluaran proses 2nm automatik sepenuhnya

158
Faurin wafer Jepun Rapidus baru-baru ini mengumumkan rancangan untuk menggunakan robotik dan teknologi kecerdasan buatan untuk membina barisan pengeluaran proses 2-nanometer automatik sepenuhnya di utara Jepun. Pengilangan prototaip cip 2-nanometer dijangka bermula tahun depan, dan pengeluaran besar-besaran boleh bermula seawal 2027. Dilaporkan bahawa kilang itu memulakan pembinaan di Hokkaido pada September tahun lalu dan dijangka menyiapkan pembinaan luaran pada Oktober tahun ini Ia kemudiannya akan mula membina bilik bersih dalaman dan memasang sistem litografi ultraungu (EUV) ekstrem pertama Jepun pada bulan Disember. Rapidus menyasarkan untuk memulakan pengeluaran besar-besaran cip 2-nanometer termaju untuk aplikasi kecerdasan buatan pada tahun 2027, mengurangkan masa penghantaran cip kepada satu pertiga daripada pesaingnya melalui pengeluaran automatik sepenuhnya.